首页> 外文OA文献 >A low hardware complexity time domain quantizer for wideband multibit - ADCs
【2h】

A low hardware complexity time domain quantizer for wideband multibit - ADCs

机译:用于宽带多位的低硬件复杂度时域量化器-ADC

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

This paper presents proof of concept of a low hardware complexity time domain quantizer (TDQ) for wideband multibit countinuous time (CT) ΣΔ ADCs. Besides rendering multi-level quantization of the input signal, the proposed scheme generates a two-level loop feedback signal for the modulator. The two-level feedback eliminates the errors emanating from component mismatches in the feedback digital-to-analog converter (DAC) due to process variations. The complete scheme is modeled using Simulink (MATLAB) and is validated through simulation. A 2nd order ΣΔ modulator incorporating the proposed TDQ achieves a dynamic range of 45.7 dB for a bandwidth of 10 MHz and an input sine-wave of -5.78 dBFS amplitude.
机译:本文介绍了针对宽带多比特计数时间(CT)ΣΔADC的低硬件复杂度时域量化器(TDQ)的概念证明。除了对输入信号进行多级量化外,该方案还为调制器生成了两级环路反馈信号。两级反馈消除了由于过程变化而导致的反馈数模转换器(DAC)中的组件失配引起的误差。使用Simulink(MATLAB)对完整方案进行建模,并通过仿真进行验证。结合了建议的TDQ的二阶ΣΔ调制器在10 MHz带宽和-5.78 dBFS幅度的输入正弦波的情况下实现了45.7 dB的动态范围。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号